Entwurf, Simulation und Realisierung eines FM-Stereo-Rundfunkempf�ngers auf einem Field Programmable Gate Array (FPGA)

URL
Dokumentart: Bachelor Thesis
Institut: Department Informations- und Elektrotechnik
Sprache: Deutsch
Erstellungsjahr: 2013
Publikationsdatum:
SWD-Schlagwörter: Field programmable gate array , Rundfunkempfänger
DDC-Sachgruppe: Ingenieurwissenschaften und Maschinenbau

Kurzfassung auf Deutsch:

Der Trend der heutigen modernen Welt geht hin zu immer schnelleren und leistungsstärkeren Systemen, zu stets niedrigeren Preisen. Neue Technologien in der Funkübertragung und die Erschließung neuer Frequenzen ermöglichen eine zunehmend höhere Datenübertragungsgeschwindigkeit. Für eine möglichst hohe Flexibilität der Systeme wird versucht, die gesamte Signalverarbeitung auf ein durch Software anpassbares digitales System zu verlagern. Field Programmable Gate Arrays FPGA) erlauben die Implementierung anspruchsvoller Signalverarbeitungen und ermöglichen diese jederzeit an geänderte Spezifikationen anzupassen. Mit dieser Bachelorthesis soll ein digitaler FM-Stereo-Rundfunkempfänger auf einem FPGA implementiert werden, um die echtzeitfähige Signalverarbeitung eines digitalen Systems zu demonstrieren.

Hinweis zum Urherberrecht

Für Dokumente, die in elektronischer Form über Datenenetze angeboten werden, gilt uneingeschränkt das Urheberrechtsgesetz (UrhG). Insbesondere gilt:

Einzelne Vervielfältigungen, z.B. Kopien und Ausdrucke, dürfen nur zum privaten und sonstigen eigenen Gebrauch angefertigt werden (Paragraph 53 Urheberrecht). Die Herstellung und Verbreitung von weiteren Reproduktionen ist nur mit ausdrücklicher Genehmigung des Urhebers gestattet.

Der Benutzer ist für die Einhaltung der Rechtsvorschriften selbst verantwortlich und kann bei Mißbrauch haftbar gemacht werden.