Chipimplementation einer zweidimensionalen Fouriertransformation für dieAuswertung eines Sensor-Arrays

URL
Dokumentart: Bachelor Thesis
Institut: Department Informations- und Elektrotechnik
Sprache: Deutsch
Erstellungsjahr: 2018
Publikationsdatum:
SWD-Schlagwörter: Kundenspezifische Schaltung
DDC-Sachgruppe: Elektrotechnik, Elektronik

Kurzfassung auf Deutsch:

In der Bachelorarbeit wird eine 8x8 zweidimensionale Fourier Transformation in VHDL für den Einsatz als Teilmodul auf einem ASIC entwickelt. Dabei wird das Chipdesign-Tool Cadence verwendet. Die Transformation wird durch eine Matrixmultiplikation realisiert und hinsichtlich Taktzyklen und Flächenbedarf optimiert, sodass ein minimaler Aufwand erforderlich ist. Ferner werden Tests zur Funktionalität durchgeführt und der Floorplan erstellt.

Kurzfassung auf Englisch:

In this bachelor thesis a 8x8 twodimensional Fourier transform is developed in VHDL as a partial modul for the usage on an ASIC. For the implementation the chipdesign tool Cadence is used. The transform is realized as a matrix multiplication and optimized in terms of clock cycles and required area. Functionality test are executed and the floorplan is created.

Hinweis zum Urheberrecht

Für Dokumente, die in elektronischer Form über Datenenetze angeboten werden, gilt uneingeschränkt das Urheberrechtsgesetz (UrhG). Insbesondere gilt:

Einzelne Vervielfältigungen, z.B. Kopien und Ausdrucke, dürfen nur zum privaten und sonstigen eigenen Gebrauch angefertigt werden (Paragraph 53 Urheberrecht). Die Herstellung und Verbreitung von weiteren Reproduktionen ist nur mit ausdrücklicher Genehmigung des Urhebers gestattet.

Der Benutzer ist für die Einhaltung der Rechtsvorschriften selbst verantwortlich und kann bei Mißbrauch haftbar gemacht werden.