Fulltext available Open Access
License: 
Title: Chipimplementation einer zweidimensionalen Fouriertransformation für dieAuswertung eines Sensor-Arrays
Language: German
Authors: Lattmann, Thomas 
Issue Date: 19-Jun-2018
Abstract: 
In der Bachelorarbeit wird eine 8x8 zweidimensionale Fourier Transformation in VHDL für den Einsatz als Teilmodul auf einem ASIC entwickelt. Dabei wird das Chipdesign-Tool Cadence verwendet. Die Transformation wird durch eine Matrixmultiplikation realisiert und hinsichtlich Taktzyklen und Flächenbedarf optimiert, sodass ein minimaler Aufwand erforderlich ist. Ferner werden Tests zur Funktionalität durchgeführt und der Floorplan erstellt.

In this bachelor thesis a 8x8 twodimensional Fourier transform is developed in VHDL as a partial modul for the usage on an ASIC. For the implementation the chipdesign tool Cadence is used. The transform is realized as a matrix multiplication and optimized in terms of clock cycles and required area. Functionality test are executed and the floorplan is created.
URI: http://hdl.handle.net/20.500.12738/8363
Institute: Department Informations- und Elektrotechnik 
Type: Thesis
Thesis type: Bachelor Thesis
Advisor: Riemschneider, Karl-Ragmar 
Referee: Vollmer, Jürgen 
Appears in Collections:Theses

Files in This Item:
File Description SizeFormat
BA_T_Lattmann.pdf1.84 MBAdobe PDFView/Open
Show full item record

Page view(s)

90
checked on Apr 25, 2024

Download(s)

235
checked on Apr 25, 2024

Google ScholarTM

Check

HAW Katalog

Check

Note about this record


Items in REPOSIT are protected by copyright, with all rights reserved, unless otherwise indicated.